全志V3s硬件设计指南
PART 1: Schematic Design GUIde
PART 2: PCB layout guide
CPU:
1. UART2调试请保留测试点。
2. GPIO分配请按照标案图进行,切勿随意调整。如确需调整,请与FAE沟通。
DRAM:
1. V3s支集成32M*16bit DDR2,供电电压为1.8V。
2. 主控ZQ PIN接240R-1%精度的下拉到地电阻,靠近地摆放。
power
1. 电感感量为4.7uH,注意饱和电流要符合最大电流需求,直流电阻小于100毫欧。
2. 根据LDO3输出电压选择LDO3IN的输入电压。
3. R10需根据实际充电电流大小规格调整阻值,例如R10修改为100mR,充电电流为30mR时的3/10。
camera:
1. Camera AVDD/DVDD/IOVDD 3路供电电压必须符合sensor规定范围。
2. VCC-PE、mipi-IOVCC和VCC-LCD 3路电必须共用一路电。
3. MCLK上必须增加33R电阻以及到地的NC电容位用于提高摄像头的兼容性以及降低时钟信号的EMI辐射。
4. 检查摄像头模组的PIN定义,是否与插座一致。特别需要注意一般24PIN插座有上接触或下接触可选择,检查模组金手指接触面的方向。
5. Camera的I2C控制需要使用CSI自带的TWI,不要随意使用系统的TWI